000
|
01534nam 2200277 450
|
001
|
012019000753
|
005
|
20191113131647.4
|
010
|
|
@a978-7-121-34937-9@dCNY129.00
|
100
|
|
@a20181020d2018 em y0chiy50 ea
|
101
|
0
|
@achi
|
102
|
|
@aCN@b110000
|
105
|
|
@aak z 000yy
|
106
|
|
@ar
|
200
|
1
|
@aXilinx FPGA权威设计指南@AXilinx FPGAquan wei she ji zhi nan@e基于Vivado 2018集成开发环境@f何宾编著
|
210
|
|
@a北京@c电子工业出版社@d2018.10
|
215
|
|
@axv, 529页@c图@d26cm
|
225
|
2
|
@a电子系统EDA新技术丛书@Adian zi xi tong EDAxin ji shu cong shu
|
314
|
|
@a何宾, 著名的嵌入式技术和EDA技术专家, 长期从事电子信息技术方面的教学与科学工作。
|
330
|
|
@a本书系统地介绍了Xilinx新一代集成开发环境Vivado 2018的设计方法、设计流程和具体实现。全书共11章, 内容包括Xilinx新一代UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado部分可重配置原理及实现、VivadoHLS原理详解、VivadoHLS实现过程详解、HDMI显示屏驱动原理和实现。本书参考了Xilinx新一代的Vivado 2018设计套件设计资料, 理论与应用并重, 将Xilinx新一代的设计理论贯穿在具体的设计实现中。
|
410
|
0
|
@12001 @a电子系统EDA新技术丛书
|
517
|
1
|
@a基于Vivado 2018集成开发环境@Aji yu Vivado 2018ji cheng kai fa huan jing
|
606
|
0
|
@a现场可编程门阵列@Axian chang ke bian cheng men zhen lie@x系统设计
|
690
|
|
@aTP33@v5
|
701
|
0
|
@a何宾@Ahe bin@4编著
|
801
|
0
|
@aCN@bCDNYKJZYXY@c20191113
|
905
|
|
@aCDNYKJZYXY@b300606973-4@dTP33@e144@f2
|
|
|
|
|
Xilinx FPGA权威设计指南:基于Vivado 2018集成开发环境/何宾编著.-北京:电子工业出版社,2018.10 |
xv, 529页:图;26cm.-(电子系统EDA新技术丛书) |
|
|
ISBN 978-7-121-34937-9:CNY129.00 |
本书系统地介绍了Xilinx新一代集成开发环境Vivado 2018的设计方法、设计流程和具体实现。全书共11章, 内容包括Xilinx新一代UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado部分可重配置原理及实现、VivadoHLS原理详解、VivadoHLS实现过程详解、HDMI显示屏驱动原理和实现。本书参考了Xilinx新一代的Vivado 2018设计套件设计资料, 理论与应用并重, 将Xilinx新一代的设计理论贯穿在具体的设计实现中。 |
● |
正题名:Xilinx FPGA权威设计指南
索取号:TP33/144
 
预约/预借
序号
|
登录号
|
条形码
|
馆藏地/架位号
|
状态
|
备注
|
1
|
606973
|
300606973
|
流通五库四楼/
[索取号:TP33/144]
|
在馆
|
|
2
|
606974
|
300606974
|
流通五库四楼/
[索取号:TP33/144]
|
在馆
|
|