000
|
01110nam 2200301 450
|
001
|
012019000404
|
005
|
20191118161934.5
|
010
|
|
@a978-7-121-34919-5@dCNY99.00
|
100
|
|
@a20180914d2018 em y0chiy50 ea
|
101
|
0
|
@achi
|
102
|
|
@aCN@b110000
|
105
|
|
@aak a 000yy
|
106
|
|
@ar
|
200
|
1
|
@a基于Quartus Prime的FPGA/CPLD数字系统设计实例@Aji yu Quartus Primede FPGA/CPLDshu zi xi tong she ji shi li@f周润景, 南志贤, 张玉光编著
|
205
|
|
@a第4版
|
210
|
|
@a北京@c电子工业出版社@d2018.8
|
215
|
|
@a468页@c图@d26cm
|
225
|
2
|
@aEDA应用技术@AEDAying yong ji shu
|
320
|
|
@a有书目
|
330
|
|
@a本书结合大量实例来介绍基于FPGA/CPLD数字系统的设计方法, 包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例等内容。
|
410
|
0
|
@12001 @aEDA应用技术
|
606
|
0
|
@a可编程序逻辑阵列@Ake bian cheng xu luo ji zhen lie@x系统设计
|
690
|
|
@aTP33@v5
|
701
|
0
|
@a周润景@Azhou run jing@4编著
|
701
|
0
|
@a南志贤@Anan zhi xian@4编著
|
701
|
0
|
@a张玉光@Azhang yu guang@4编著
|
801
|
0
|
@aCN@bCDNYKJZYXY@c20191118
|
905
|
|
@aCDNYKJZYXY@b300608113-4@dTP33@e148@f2
|
|
|
|
|
基于Quartus Prime的FPGA/CPLD数字系统设计实例/周润景, 南志贤, 张玉光编著.-第4版.-北京:电子工业出版社,2018.8 |
468页:图;26cm.-(EDA应用技术) |
|
|
ISBN 978-7-121-34919-5:CNY99.00 |
本书结合大量实例来介绍基于FPGA/CPLD数字系统的设计方法, 包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例等内容。 |
● |
正题名:基于Quartus Prime的FPGA/CPLD数字系统设计实例
索取号:TP33/148
 
预约/预借
序号
|
登录号
|
条形码
|
馆藏地/架位号
|
状态
|
备注
|
1
|
608113
|
300608113
|
流通五库四楼/
[索取号:TP33/148]
|
在馆
|
|
2
|
608114
|
300608114
|
流通五库四楼/
[索取号:TP33/148]
|
在馆
|
|